Разработка генератора Verilog-кода

Вся микроэлектроника разрабатывается Hardware-разработчиками, в основном на языке Verilog.
Данный язык крайне сложен и программировать на нём неудобно.

Лаборатория занимается разработкой инструмента, превращающего Python-код, который писать очень легко, в Verilog-код.

Прикладное
✓ Есть государственные или бизнес-заказчики
Востребованные навыки:
C++ Python Hardware-языки
Чем здесь заниматься?

Писать небольшие фрагменты Verilog-кода - идея инструмента состоит в том, чтобы генерировать "портянку" Verlog-кода.
Тестировать эти фрагменты.
Писать C++ и Python-код для первичной обработки кода.
Изучать алгоритмы обработки изображений, в особенности кодеки. (ко-дек - КОдирование и ДЕКодинарование). К слову, наиболее эффективного алгоритма сжатия видео нет до сих пор. Статьи выходят, а люди до сих пор спорят, какой самый эффективный.

Кому здесь понравится?

Алгоритмистам - тем, кто любит разрабатывать алгоритмы. Программа - это есть алгоритм. а в лаборатории пишут код для преобразования пользовательских алгоритмов - так сказать, алгоритм для алгоритмов.
Низкоуровневым разработчиков - до уровня проводов в микросхемах тут не опускаются, но на уровне алгоритмов понимание устройство микросхем тут пригождается.
Тем, кто любит вникать в алгоритмы обработки данных.

Подробное описание

Статьи пишутся, но если вы не хотите - вас не будут заставлять их писать. Хотите - у вас будет такая возможность, тут всё свободно.

Будущее студентов в лаборатории

Участникам данной лаборатории могут рассчитывать на трудоустройство в МФТИ и поступление в аспирантуру (при наличии статей).

Для связи